Refactor to use new protocol module and sipo.
[bertos.git] / bertos / cpu / cortex-m3 / hw / init_cm3.c
1 /**
2  * \file
3  * <!--
4  * This file is part of BeRTOS.
5  *
6  * Bertos is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; either version 2 of the License, or
9  * (at your option) any later version.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301  USA
19  *
20  * As a special exception, you may use this file as part of a free software
21  * library without restriction.  Specifically, if other files instantiate
22  * templates or use macros or inline functions from this file, or you compile
23  * this file and link it with other files to produce an executable, this
24  * file does not by itself cause the resulting executable to be covered by
25  * the GNU General Public License.  This exception does not however
26  * invalidate any other reasons why the executable file might be covered by
27  * the GNU General Public License.
28  *
29  * Copyright 2010 Develer S.r.l. (http://www.develer.com/)
30  *
31  * -->
32  *
33  * \brief Cortex-M3 architecture's entry point
34  *
35  * \author Andrea Righi <arighi@develer.com>
36  */
37
38 #include "cfg/cfg_proc.h" /* CONFIG_KERN_PREEMPT */
39 #include "switch_ctx_cm3.h"
40
41 #include <cfg/compiler.h>
42 #include <cfg/debug.h>
43
44 #include <cpu/attr.h> /* PAUSE */
45 #include <cpu/irq.h> /* IRQ_DISABLE */
46 #include <cpu/types.h>
47
48 #include <drv/irq_cm3.h>
49 #include <drv/clock_cm3.h>
50
51 #include <kern/proc_p.h>
52
53 #include <io/cm3.h>
54
55 #ifndef __IAR_SYSTEMS_ICC__
56 extern size_t __text_end, __data_start, __data_end, __bss_start, __bss_end;
57 #endif
58
59 extern void __init2(void);
60
61 /* Architecture's entry point */
62 void __init2(void)
63 {
64         /*
65          * The main application expects IRQs disabled.
66          */
67         IRQ_DISABLE;
68
69         /* Set the appropriate clocking configuration */
70         clock_init();
71
72         /* Initialize IRQ vector table in RAM */
73         sysirq_init();
74
75 #if (CONFIG_KERN && CONFIG_KERN_PREEMPT)
76         /*
77          * Voluntary context switch handler.
78          *
79          * This software interrupt can always be triggered and must be
80          * dispatched as soon as possible, thus we just disable IRQ priority
81          * for it.
82          */
83         sysirq_setHandler(FAULT_SVCALL, svcall_handler);
84         sysirq_setPriority(FAULT_SVCALL, IRQ_PRIO_MAX);
85         /*
86          * Preemptible context switch handler
87          *
88          * The priority of this IRQ must be the lowest priority in the system
89          * in order to run last in the interrupt service routines' chain.
90          */
91         sysirq_setHandler(FAULT_PENDSV, pendsv_handler);
92         sysirq_setPriority(FAULT_PENDSV, IRQ_PRIO_MIN);
93 #endif
94 }