dd65e134e8f0ac3711f0bd8a929ee2b2c53089bc
[bertos.git] / boards / at91sam7x-ek / benchmark / kernel_footprint / cfg / cfg_adc.h
1 /**
2  * \file
3  * <!--
4  * This file is part of BeRTOS.
5  *
6  * Bertos is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; either version 2 of the License, or
9  * (at your option) any later version.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301  USA
19  *
20  * As a special exception, you may use this file as part of a free software
21  * library without restriction.  Specifically, if other files instantiate
22  * templates or use macros or inline functions from this file, or you compile
23  * this file and link it with other files to produce an executable, this
24  * file does not by itself cause the resulting executable to be covered by
25  * the GNU General Public License.  This exception does not however
26  * invalidate any other reasons why the executable file might be covered by
27  * the GNU General Public License.
28  *
29  * Copyright 2008 Develer S.r.l. (http://www.develer.com/)
30  *
31  * -->
32  *
33  * \brief Configuration file for the ADC module.
34  *
35  * \version $Id$
36  * \author Daniele Basile <asterix@develer.com>
37  */
38
39 #ifndef CFG_ADC_H
40 #define CFG_ADC_H
41
42 /**
43  * Module logging level.
44  *
45  * $WIZ$ type = "enum"
46  * $WIZ$ value_list = "log_level"
47  */
48 #define ADC_LOG_LEVEL      LOG_LVL_INFO
49
50 /**
51  * Module logging format.
52  *
53  * $WIZ$ type = "enum"
54  * $WIZ$ value_list = "log_format"
55  */
56 #define ADC_LOG_FORMAT     LOG_FMT_VERBOSE
57
58 /**
59  * Clock Frequency for ADC conversion.
60  *
61  * $WIZ$ type = "int"
62  * $WIZ$ supports = "at91"
63  */
64 #define CONFIG_ADC_CLOCK        4800000UL
65
66 /**
67  * Minimum time for starting up a conversion [us].
68  *
69  * $WIZ$ type = "int"
70  * $WIZ$ min = 0
71  * $WIZ$ supports = "at91"
72  */
73 #define CONFIG_ADC_STARTUP_TIME 20
74
75 /**
76  * Minimum time for sample and hold [us].
77  *
78  * $WIZ$ type = "int"
79  * $WIZ$ min = 0
80  * $WIZ$ supports = "at91"
81  */
82 #define CONFIG_ADC_SHTIME       834
83
84 /**
85  * ADC Voltage Reference.
86  *
87  * $WIZ$ type = "enum"
88  * $WIZ$ value_list = "avr_adc_refs"
89  * $WIZ$ supports = "avr"
90  */
91 #define CONFIG_ADC_AVR_REF      ADC_AVR_AVCC
92
93 /**
94  * ADC clock divisor from main crystal.
95  *
96  * $WIZ$ type = "int"
97  * $WIZ$ min = 2
98  * $WIZ$ max = 128
99  * $WIZ$ supports = "avr"
100  */
101 #define CONFIG_ADC_AVR_DIVISOR  2
102
103 /**
104  * Enable ADC strobe for debugging ADC ISR.
105  *
106  * $WIZ$ type = "boolean"
107  */
108 #define CONFIG_ADC_STROBE  0
109
110 #endif /* CFG_ADC_H */