Update preset.
[bertos.git] / boards / ek-lm3s1968 / hw / hw_adc.h
1 /**
2  * \file
3  * <!--
4  * This file is part of BeRTOS.
5  *
6  * Bertos is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; either version 2 of the License, or
9  * (at your option) any later version.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301  USA
19  *
20  * As a special exception, you may use this file as part of a free software
21  * library without restriction.  Specifically, if other files instantiate
22  * templates or use macros or inline functions from this file, or you compile
23  * this file and link it with other files to produce an executable, this
24  * file does not by itself cause the resulting executable to be covered by
25  * the GNU General Public License.  This exception does not however
26  * invalidate any other reasons why the executable file might be covered by
27  * the GNU General Public License.
28  *
29  * Copyright 2010 Develer S.r.l. (http://www.develer.com/)
30  * All Rights Reserved.
31  * -->
32  *
33  * \brief Some ADC utilis.
34  *
35  * \author Daniele Basile <asterix@develer.com>
36  */
37
38 #ifndef HW_ADC_H
39 #define HW_ADC_H
40
41 #include <drv/adc.h>
42 #include <drv/clock_lm3s.h>
43
44 #include <io/cm3.h>
45
46 /*
47  * Return the cpu core temperature in raw format
48  */
49 INLINE uint16_t hw_readRawTemp(void)
50 {
51         /* Trig the temperature sampling */
52         HWREG(ADC0_BASE + ADC_O_PSSI) |= ADC_PSSI_SS3;
53
54         /* Poll untill acquisition end */
55         while (!(HWREG(ADC0_BASE + ADC_O_SSFSTAT3) & ADC_SSFSTAT3_FULL));
56
57         return (uint16_t)HWREG(ADC0_BASE + ADC_O_SSFIFO3);
58 }
59
60 /*
61  * Return the cpu core temperature in degrees C*100
62  */
63 INLINE uint16_t hw_readIntTemp(void)
64 {
65         /* Trig the temperature sampling */
66         HWREG(ADC0_BASE + ADC_O_PSSI) |= ADC_PSSI_SS3;
67
68         /* Poll untill acquisition end */
69         while (!(HWREG(ADC0_BASE + ADC_O_SSFSTAT3) & ADC_SSFSTAT3_FULL));
70
71         return (uint16_t)(14750 - ADC_RANGECONV(HWREG(ADC0_BASE + ADC_O_SSFIFO3), 0, 300) * 75);
72 }
73
74 INLINE void hw_initIntTemp(void)
75 {
76         /* Enable ADC0 clock */
77         SYSCTL_RCGC0_R |= SYSCTL_RCGC0_ADC0;
78
79         /*
80          * We wait some time because the clock is istable
81          * and that could cause system hardfault
82          */
83         lm3s_busyWait(10);
84
85         /* Disable all sequence */
86         HWREG(ADC0_BASE + ADC_O_ACTSS) = 0;
87         /* Set trigger event to programmed (for all sequence) */
88         HWREG(ADC0_BASE + ADC_O_EMUX) = 0;
89         /* Enalbe read of temperature sensor */
90         HWREG(ADC0_BASE + ADC_O_SSCTL3) |= ADC_SSCTL3_TS0;
91         /* Enable sequence S03 (single sample on select channel) */
92         HWREG(ADC0_BASE + ADC_O_ACTSS) |= ADC_ACTSS_ASEN3;
93 }
94
95 #endif /* HW_ADC_H */