Comply to new sipo module.
[bertos.git] / examples / triface / hw / hw_sipo.h
1 /**
2  * \file
3  * <!--
4  * This file is part of BeRTOS.
5  *
6  * Bertos is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; either version 2 of the License, or
9  * (at your option) any later version.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301  USA
19  *
20  * As a special exception, you may use this file as part of a free software
21  * library without restriction.  Specifically, if other files instantiate
22  * templates or use macros or inline functions from this file, or you compile
23  * this file and link it with other files to produce an executable, this
24  * file does not by itself cause the resulting executable to be covered by
25  * the GNU General Public License.  This exception does not however
26  * invalidate any other reasons why the executable file might be covered by
27  * the GNU General Public License.
28  *
29  * Copyright 2003, 2004, 2006 Develer S.r.l. (http://www.develer.com/)
30  * Copyright 2000 Bernie Innocenti <bernie@codewiz.org>
31  *
32  * -->
33  *
34  * \brief Macro for HW_SIPO_H
35  *
36  *
37  * \version $Id$
38  *
39  * \author Daniele Basile <asterix@develer.com>
40  */
41
42 #ifndef HW_SIPO_H
43 #define HW_SIPO_H
44
45 #include <cfg/macros.h>
46
47 #include <avr/io.h>
48
49 //Set output pin for sipo
50 #define SCK_OUT            (DDRB |= BV(PB1))  // Load clock pin
51 #define SOUT_OUT           (DDRB |= BV(PB2))  // Serial in pin
52 #define SLOAD_OUT          (DDRB |= BV(PB3))  // Store clock pin
53 #define OE_OUT             (DDRG |= BV(PG3))  // Output enable pin
54
55 //Define output level
56 #define SCK_HIGH           (PORTB |= BV(PB1))
57 #define SCK_LOW            (PORTB &= ~BV(PB1))
58 #define SOUT_OUT_HIGH      (PORTB |= BV(PB2))
59 #define SOUT_OUT_LOW       (PORTB &= ~BV(PB2))
60 #define SLOAD_OUT_HIGH     (PORTB |= BV(PB3))
61 #define SLOAD_OUT_LOW      (PORTB &= ~BV(PB3))
62 #define OE_LOW             (PORTG &= BV(PG3))
63
64 /**
65  * Define the procedure to set one bit low/hight to
66  * serial input in sipo device.
67  */
68 #define SIPO_SI_HIGH()    SOUT_OUT_HIGH
69 #define SIPO_SI_LOW()     SOUT_OUT_LOW
70
71 /**
72  * Drive pin to load the bit, presented in serial-in pin,
73  * into sipo shift register.
74  */
75 #define SIPO_SI_CLOCK() \
76         do{ \
77                 SCK_HIGH; \
78                 SCK_LOW; \
79         }while(0)
80
81 /**
82  * Clock the content of shift register to output.
83  */
84 #define SIPO_LOAD() \
85         do { \
86                 SLOAD_OUT_HIGH; \
87                 SLOAD_OUT_LOW; \
88         }while(0)
89
90 /**
91  * Enable the shift register output.
92  */
93 #define SIPO_ENABLE() OE_LOW;
94
95
96 /**
97  * Do anything that needed to init sipo pins.
98  */
99 #define SIPO_INIT_PIN() \
100         do { \
101                 OE_OUT; \
102                 SOUT_OUT; \
103                 SCK_OUT; \
104                 SLOAD_OUT; \
105                 SIPO_ENABLE(); \
106         } while(0)
107
108
109 #endif /* HW_SIPO_H */