Reformat dac module to use tc. Clean up code.
authorasterix <asterix@38d2e660-2303-0410-9eaa-f027e97ec537>
Tue, 29 Mar 2011 10:13:30 +0000 (10:13 +0000)
committerasterix <asterix@38d2e660-2303-0410-9eaa-f027e97ec537>
Tue, 29 Mar 2011 10:13:30 +0000 (10:13 +0000)
git-svn-id: https://src.develer.com/svnoss/bertos/trunk@4821 38d2e660-2303-0410-9eaa-f027e97ec537

bertos/cfg/cfg_dac.h
bertos/cpu/cortex-m3/drv/dac_sam3.c
bertos/cpu/cortex-m3/drv/dac_sam3.h [new file with mode: 0644]
boards/sam3x-ek/examples/sam3x-ek_display/cfg/cfg_dac.h

index 8eff7bc328845e8e9566bcbddb5d4417121354ca..1ae1e984834c9568f6b0b335a0a6f36f00c769ed 100644 (file)
  */
 #define DAC_LOG_FORMAT     LOG_FMT_TERSE
 
+/**
+ * DAC Refresh Period = 1024*REFRESH/DACC Clock
+ *
+ * $WIZ$ type = "int"
+ * $WIZ$ supports = "sam3x"
+ * $WIZ$ min = 0
+ * $WIZ$ max = 65536
+ */
+#define CONFIG_DAC_REFRESH            16
+
+/**
+ * DAC Startup Time Selection.
+ * see datasheet table.
+ *
+ * $WIZ$ type = "int"
+ * $WIZ$ supports = "sam3x"
+ * $WIZ$ min = 0
+ * $WIZ$ max = 63
+ */
+#define CONFIG_DAC_STARTUP             0
+
+/**
+ * DAC Trigger Selection.
+ *
+ * $WIZ$ type = "enum"
+ * $WIZ$ value_list = "sam3x_dac_tc"
+ * $WIZ$ supports = "sam3x"
+ */
+#define CONFIG_DAC_TIMER  DACC_TRGSEL_TIO_CH0
+
 #endif /* CFG_DAC_H */
index 072bc647aff85f1d8085f678906f6baa9ce26f01..9a9ec02509e4d56efcefa16793b0c00397c91917 100644 (file)
@@ -35,6 +35,7 @@
  * \author Daniele Basile <asterix@develer.com>
  */
 
+#include "dac_sam3.h"
 
 #include "cfg/cfg_dac.h"
 
 #include <cfg/log.h>
 
 #include <drv/dac.h>
-
 #include <drv/irq_cm3.h>
 
 #include <io/cm3.h>
 
 #include <string.h>
 
+struct DacHardware
+{
+       uint16_t channels;
+       bool end;
+};
+
+struct DacHardware dac_hw;
+
+#if CONFIG_DAC_TIMER == DACC_TRGSEL_TIO_CH0 /* Select Timer counter TIO Channel 0 */
+       #define DAC_TC_ID         TC0_ID
+       #define DAC_TC_CCR        TC0_CCR0
+       #define DAC_TC_IDR        TC0_IDR0
+       #define DAC_TC_CMR        TC0_CMR0
+       #define DAC_TC_SR         TC0_SR0
+       #define DAC_TC_RA         TC0_RA0
+       #define DAC_TC_RC         TC0_RC0
+#elif CONFIG_DAC_TIMER == DACC_TRGSEL_TIO_CH1 /* Select Timer counter TIO Channel 1 */
+       #define DAC_TC_ID         TC1_ID
+       #define DAC_TC_CCR        TC0_CCR1
+       #define DAC_TC_IDR        TC0_IDR1
+       #define DAC_TC_CMR        TC0_CMR1
+       #define DAC_TC_SR         TC0_SR1
+       #define DAC_TC_RA         TC0_RA1
+       #define DAC_TC_RC         TC0_RC1
+#elif CONFIG_DAC_TIMER == DACC_TRGSEL_TIO_CH2 /* Select Timer counter TIO Channel 2 */
+       #define DAC_TC_ID         TC2_ID
+       #define DAC_TC_CCR        TC0_CCR2
+       #define DAC_TC_IDR        TC0_IDR2
+       #define DAC_TC_CMR        TC0_CMR2
+       #define DAC_TC_SR         TC0_SR2
+       #define DAC_TC_RA         TC0_RA2
+       #define DAC_TC_RC         TC0_RC2
+#elif CONFIG_DAC_TIMER == DACC_TRGSEL_PWM0 || CONFIG_DAC_TIMER == DACC_TRGSEL_PWM1
+       #error unimplemented pwm triger select.
+#endif
+
+INLINE void tc_setup(uint32_t freq)
+{
+       pmc_periphEnable(DAC_TC_ID);
+
+    /*  Disable TC clock */
+    DAC_TC_CCR = TC_CCR_CLKDIS;
+    /*  Disable interrupts */
+    DAC_TC_IDR = 0xFFFFFFFF;
+    /*  Clear status register */
+    volatile uint32_t dummy = DAC_TC_SR;
+       (void)dummy;
+
+       /*
+        * Setup the timer counter:
+        * - select clock TCLK1
+        * - enable wave form mode
+        * - RA compare effect SET
+        * - RC compare effect CLEAR
+        * - UP mode with automatic trigger on RC Compare
+        */
+    DAC_TC_CMR = BV(TC_TIMER_CLOCK1) | BV(TC_CMR_WAVE) | TC_CMR_ACPA_SET | TC_CMR_ACPC_CLEAR | BV(TC_CMR_CPCTRG);
+
+       /* Compute the sample frequency */
+    uint32_t rc = (CPU_FREQ / 8) / (freq * 1000);
+    DAC_TC_RC = rc;
+    DAC_TC_RA = 50 * rc / 100;
+}
 
+INLINE void tc_start(void)
+{
+    DAC_TC_CCR =  BV(TC_CCR_CLKEN)| BV(TC_CCR_SWTRG);
+}
+
+INLINE void tc_stop(void)
+{
+    DAC_TC_CCR =  BV(TC_CCR_CLKDIS);
+}
 
-static int sam3x_dac_write(DacContext *ctx, unsigned channel, uint16_t sample)
+static int sam3x_dac_write(struct Dac *dac, unsigned channel, uint16_t sample)
 {
-       ASSERT(channel <= 1);
+       (void)dac;
+
+       ASSERT(channel <= DAC_MAXCH);
 
        DACC_MR |= (channel << DACC_USER_SEL_SHIFT) & DACC_USER_SEL_MASK;
        DACC_CHER |= BV(channel);
@@ -68,54 +142,78 @@ static int sam3x_dac_write(DacContext *ctx, unsigned channel, uint16_t sample)
        return 0;
 }
 
-static void sam3x_dac_setCh(struct DacContext *ctx, uint32_t mask)
+static void sam3x_dac_setCh(struct Dac *dac, uint32_t mask)
 {
+       /* we have only the ch0 and ch1 */
+       ASSERT(mask < BV(3));
+       dac->hw->channels = mask;
 }
 
-static void sam3x_dac_setSampleRate(struct DacContext *ctx, uint32_t rate)
+static void sam3x_dac_setSampleRate(struct Dac *dac, uint32_t rate)
 {
+       (void)dac;
+
+       /* Eneble hw trigger */
+       DACC_MR |= BV(DACC_TRGEN) | (CONFIG_DAC_TIMER << DACC_TRGSEL_SHIFT);
+       kprintf("%08lx\n", DACC_MR);
+       tc_setup(rate);
 }
 
-static void sam3x_dac_conversion(struct DacContext *ctx, void *buf, size_t len)
+static void sam3x_dac_conversion(struct Dac *dac, void *buf, size_t len)
 {
+       if (dac->hw->channels & BV(DACC_CH0))
+               DACC_MR |= (DACC_CH0 << DACC_USER_SEL_SHIFT) & DACC_USER_SEL_MASK;
+
+       if (dac->hw->channels & BV(DACC_CH1))
+               DACC_MR |= (DACC_CH1 << DACC_USER_SEL_SHIFT) & DACC_USER_SEL_MASK;
+
+       DACC_CHER |= dac->hw->channels;
+
+       /* Start syncro timer for the dac */
+       tc_start();
+
+       /* Setup dma and start it */
        DACC_TPR = (uint32_t)buf ;
        DACC_TCR = len;
        DACC_PTCR |= BV(DACC_PTCR_TXTEN);
 }
 
-static bool sam3x_dac_isFinished(struct DacContext *ctx)
+static bool sam3x_dac_isFinished(struct Dac *dac)
 {
+       return 0;
 }
 
-static void sam3x_dac_start(struct DacContext *ctx, void *buf, size_t len, size_t slicelen)
+static void sam3x_dac_start(struct Dac *dac, void *buf, size_t len, size_t slicelen)
 {
 }
 
-static void sam3x_dac_stop(struct DacContext *ctx)
+static void sam3x_dac_stop(struct Dac *dac)
 {
 }
 
 
-void dac_init(struct DacContext *ctx)
+void dac_init(struct Dac *dac)
 {
-       ctx->write = sam3x_dac_write;
-       ctx->setCh = sam3x_dac_setCh;
-       ctx->setSampleRate = sam3x_dac_setSampleRate;
-       ctx->conversion = sam3x_dac_conversion;
-       ctx->isFinished = sam3x_dac_isFinished;
-       ctx->start = sam3x_dac_start;
-       ctx->stop = sam3x_dac_stop;
 
-
-       /* Clock ADC peripheral */
+       /* Fill the virtual table */
+       dac->ctx.write = sam3x_dac_write;
+       dac->ctx.setCh = sam3x_dac_setCh;
+       dac->ctx.setSampleRate = sam3x_dac_setSampleRate;
+       dac->ctx.conversion = sam3x_dac_conversion;
+       dac->ctx.isFinished = sam3x_dac_isFinished;
+       dac->ctx.start = sam3x_dac_start;
+       dac->ctx.stop = sam3x_dac_stop;
+       dac->ctx._type = DAC_SAM3X;
+       dac->hw = &dac_hw;
+
+       /* Clock DAC peripheral */
        pmc_periphEnable(DACC_ID);
 
+       /* Reset hw */
        DACC_CR |= BV(DACC_SWRST);
        DACC_MR = 0;
 
-       /* Refresh period */
-       DACC_MR |= (16 << DACC_REFRESH_SHIFT) & DACC_REFRESH_MASK;
-       /* Start up */
-       DACC_MR |= (DACC_MR_STARTUP_0 << DACC_STARTUP_SHIFT) & DACC_STARTUP_MASK;
-
+       /* Configure the dac */
+       DACC_MR |= (CONFIG_DAC_REFRESH << DACC_REFRESH_SHIFT) & DACC_REFRESH_MASK;
+       DACC_MR |= (CONFIG_DAC_STARTUP << DACC_STARTUP_SHIFT) & DACC_STARTUP_MASK;
 }
diff --git a/bertos/cpu/cortex-m3/drv/dac_sam3.h b/bertos/cpu/cortex-m3/drv/dac_sam3.h
new file mode 100644 (file)
index 0000000..e5d68a2
--- /dev/null
@@ -0,0 +1,51 @@
+/**
+ * \file
+ * <!--
+ * This file is part of BeRTOS.
+ *
+ * Bertos is free software; you can redistribute it and/or modify
+ * it under the terms of the GNU General Public License as published by
+ * the Free Software Foundation; either version 2 of the License, or
+ * (at your option) any later version.
+ *
+ * This program is distributed in the hope that it will be useful,
+ * but WITHOUT ANY WARRANTY; without even the implied warranty of
+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
+ * GNU General Public License for more details.
+ *
+ * You should have received a copy of the GNU General Public License
+ * along with this program; if not, write to the Free Software
+ * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301  USA
+ *
+ * As a special exception, you may use this file as part of a free software
+ * library without restriction.  Specifically, if other files instantiate
+ * templates or use macros or inline functions from this file, or you compile
+ * this file and link it with other files to produce an executable, this
+ * file does not by itself cause the resulting executable to be covered by
+ * the GNU General Public License.  This exception does not however
+ * invalidate any other reasons why the executable file might be covered by
+ * the GNU General Public License.
+ *
+ * Copyright 2011 Develer S.r.l. (http://www.develer.com/)
+ *
+ * -->
+ *
+ * \brief DAC hardware-specific definition
+ *
+ * \author Daniele Basile <asterix@develer.com>
+ */
+
+#ifndef DRV_DAC_SAM3_H
+#define DRV_DAC_SAM3_H
+
+#include <drv/dac.h>
+
+/**
+ * DAC config define.
+ */
+#define DAC_MAXCH              2 //Max number of channel for ADC.
+#define DAC_BITS              12 //Bit resolution for ADC converter.
+
+#define DAC_SAM3X MAKE_ID('S', 'D', '3', 'X')
+
+#endif /* DRV_DAC_SAM3_H */
index 8eff7bc328845e8e9566bcbddb5d4417121354ca..1ae1e984834c9568f6b0b335a0a6f36f00c769ed 100644 (file)
  */
 #define DAC_LOG_FORMAT     LOG_FMT_TERSE
 
+/**
+ * DAC Refresh Period = 1024*REFRESH/DACC Clock
+ *
+ * $WIZ$ type = "int"
+ * $WIZ$ supports = "sam3x"
+ * $WIZ$ min = 0
+ * $WIZ$ max = 65536
+ */
+#define CONFIG_DAC_REFRESH            16
+
+/**
+ * DAC Startup Time Selection.
+ * see datasheet table.
+ *
+ * $WIZ$ type = "int"
+ * $WIZ$ supports = "sam3x"
+ * $WIZ$ min = 0
+ * $WIZ$ max = 63
+ */
+#define CONFIG_DAC_STARTUP             0
+
+/**
+ * DAC Trigger Selection.
+ *
+ * $WIZ$ type = "enum"
+ * $WIZ$ value_list = "sam3x_dac_tc"
+ * $WIZ$ supports = "sam3x"
+ */
+#define CONFIG_DAC_TIMER  DACC_TRGSEL_TIO_CH0
+
 #endif /* CFG_DAC_H */