Minor fixes in AT91 ADC module.
[bertos.git] / bertos / cfg / cfg_adc.h
1 /**
2  * \file
3  * <!--
4  * This file is part of BeRTOS.
5  *
6  * Bertos is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; either version 2 of the License, or
9  * (at your option) any later version.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301  USA
19  *
20  * As a special exception, you may use this file as part of a free software
21  * library without restriction.  Specifically, if other files instantiate
22  * templates or use macros or inline functions from this file, or you compile
23  * this file and link it with other files to produce an executable, this
24  * file does not by itself cause the resulting executable to be covered by
25  * the GNU General Public License.  This exception does not however
26  * invalidate any other reasons why the executable file might be covered by
27  * the GNU General Public License.
28  *
29  * Copyright 2008 Develer S.r.l. (http://www.develer.com/)
30  *
31  * -->
32  *
33  * \brief Configuration file for the ADC module.
34  *
35  * \version $Id$
36  * \author Daniele Basile <asterix@develer.com>
37  */
38
39 #ifndef CFG_ADC_H
40 #define CFG_ADC_H
41
42 /**
43  * Module logging level.
44  *
45  * $WIZ$ type = "enum"
46  * $WIZ$ value_list = "log_level"
47  */
48 #define ADC_LOG_LEVEL      LOG_LVL_INFO
49
50 /**
51  * Module logging format.
52  *
53  * $WIZ$ type = "enum"
54  * $WIZ$ value_list = "log_format"
55  */
56 #define ADC_LOG_FORMAT     LOG_FMT_VERBOSE
57
58 /**
59  * Clock Frequency for ADC conversion.
60  * This frequency will be rounded down to an integer
61  * submultiple of CPU_FREQ.
62  *
63  * $WIZ$ type = "int"
64  * $WIZ$ supports = "at91"
65  * $WIZ$ max = 5000000
66  */
67 #define CONFIG_ADC_CLOCK        4800000UL
68
69 /**
70  * Minimum time for starting up a conversion [us].
71  *
72  * $WIZ$ type = "int"
73  * $WIZ$ min = 20
74  * $WIZ$ supports = "at91"
75  */
76 #define CONFIG_ADC_STARTUP_TIME 20
77
78 /**
79  * Minimum time for sample and hold [ns].
80  *
81  * $WIZ$ type = "int"
82  * $WIZ$ min = 600
83  * $WIZ$ supports = "at91"
84  */
85 #define CONFIG_ADC_SHTIME       834
86
87 /**
88  * ADC Voltage Reference.
89  *
90  * $WIZ$ type = "enum"
91  * $WIZ$ value_list = "avr_adc_refs"
92  * $WIZ$ supports = "avr"
93  */
94 #define CONFIG_ADC_AVR_REF      ADC_AVR_AVCC
95
96 /**
97  * ADC clock divisor from main crystal.
98  *
99  * $WIZ$ type = "int"
100  * $WIZ$ min = 2
101  * $WIZ$ max = 128
102  * $WIZ$ supports = "avr"
103  */
104 #define CONFIG_ADC_AVR_DIVISOR  2
105
106 /**
107  * Enable ADC strobe for debugging ADC ISR.
108  *
109  * $WIZ$ type = "boolean"
110  */
111 #define CONFIG_ADC_STROBE  0
112
113 #endif /* CFG_ADC_H */