sam3n: update clock and kdebug modules to use lastest register definion convention
[bertos.git] / bertos / cpu / cortex-m3 / drv / kdebug_sam3.c
1 /**
2  * \file
3  * <!--
4  * This file is part of BeRTOS.
5  *
6  * Bertos is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; either version 2 of the License, or
9  * (at your option) any later version.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301  USA
19  *
20  * As a special exception, you may use this file as part of a free software
21  * library without restriction.  Specifically, if other files instantiate
22  * templates or use macros or inline functions from this file, or you compile
23  * this file and link it with other files to produce an executable, this
24  * file does not by itself cause the resulting executable to be covered by
25  * the GNU General Public License.  This exception does not however
26  * invalidate any other reasons why the executable file might be covered by
27  * the GNU General Public License.
28  *
29  * Copyright 2010 Develer S.r.l. (http://www.develer.com/)
30  *
31  * -->
32  *
33  * \brief AT91SAM3 debug support (implementation).
34  *
35  * \author Stefano Fedrigo <aleph@develer.com>
36  */
37
38 #include <cfg/cfg_debug.h>
39 #include <cfg/macros.h> /* for BV() */
40
41 #include <io/sam3.h>
42
43
44 #if CONFIG_KDEBUG_PORT == 0
45         #define UART_BASE       UART0_BASE
46         #define UART_INT        INT_UART0
47         #define UART_PIO_BASE   PIOA_BASE
48         #define UART_PINS       (BV(RXD0) | BV(TXD0))
49 #elif (CONFIG_KDEBUG_PORT == 1) && !defined(CPU_CM3_AT91SAM3U)
50         #define UART_BASE       UART1_BASE
51         #define UART_INT        INT_UART1
52         #define UART_PIO_BASE   PIOB_BASE
53         #define UART_PINS       (BV(RXD1) | BV(TXD1))
54 #else
55         #error "UART port not supported in this board"
56 #endif
57
58 // TODO: refactor serial simple functions and use them, see lm3s kdebug
59 #define KDBG_WAIT_READY()     while (!(HWREG(UART_BASE + UART_SR_OFF) & BV(UART_SR_TXRDY))) {}
60 #define KDBG_WAIT_TXDONE()    while (!(HWREG(UART_BASE + UART_SR_OFF) & BV(UART_SR_TXEMPTY))) {}
61
62 #define KDBG_WRITE_CHAR(c)    do { HWREG(UART_BASE + UART_THR_OFF) = (c); } while(0)
63
64 /* Debug unit is used only for debug purposes so does not generate interrupts. */
65 #define KDBG_MASK_IRQ(old)    do { (void)old; } while(0)
66
67 /* Debug unit is used only for debug purposes so does not generate interrupts. */
68 #define KDBG_RESTORE_IRQ(old) do { (void)old; } while(0)
69
70 typedef uint32_t kdbg_irqsave_t;
71
72
73 INLINE void kdbg_hw_init(void)
74 {
75         /* Disable PIO mode and set appropriate UART pins peripheral mode */
76         HWREG(UART_PIO_BASE + PIO_PDR_OFF) = UART_PINS;
77         HWREG(UART_PIO_BASE + PIO_ABCDSR1_OFF) &= ~UART_PINS;
78         HWREG(UART_PIO_BASE + PIO_ABCDSR2_OFF) &= ~UART_PINS;
79
80         /* Enable the peripheral clock */
81         PMC_PCER |= BV(UART_INT);
82
83         /* Reset and disable receiver & transmitter */
84         HWREG(UART_BASE + UART_CR_OFF) = BV(UART_CR_RSTRX) | BV(UART_CR_RSTTX) | BV(UART_CR_RXDIS) | BV(UART_CR_TXDIS);
85
86         /* Set mode: normal, no parity */
87         HWREG(UART_BASE + UART_MR_OFF) = UART_MR_PAR_NO;
88
89         /* Set baud rate */
90         HWREG(UART_BASE + UART_BRGR_OFF) = CPU_FREQ / CONFIG_KDEBUG_BAUDRATE / 16;
91
92         /* Enable receiver & transmitter */
93         HWREG(UART_BASE + UART_CR_OFF) = BV(UART_CR_RXEN) | BV(UART_CR_TXEN);
94 }