8951ad14fc30e7dc10f1fb5f4e720f4d1f11ab22
[bertos.git] / examples / triface / boot / cfg / cfg_ser.h
1 /**
2  * \file
3  * <!--
4  * This file is part of BeRTOS.
5  *
6  * Bertos is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; either version 2 of the License, or
9  * (at your option) any later version.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301  USA
19  *
20  * As a special exception, you may use this file as part of a free software
21  * library without restriction.  Specifically, if other files instantiate
22  * templates or use macros or inline functions from this file, or you compile
23  * this file and link it with other files to produce an executable, this
24  * file does not by itself cause the resulting executable to be covered by
25  * the GNU General Public License.  This exception does not however
26  * invalidate any other reasons why the executable file might be covered by
27  * the GNU General Public License.
28  *
29  * Copyright 2008 Develer S.r.l. (http://www.develer.com/)
30  * All Rights Reserved.
31  * -->
32  *
33  * \brief Configuration file for serial module.
34  *
35  * \version $Id$
36  *
37  * \author Daniele Basile <asterix@develer.com>
38  */
39
40 #ifndef CFG_SER_H
41 #define CFG_SER_H
42
43
44 /// Kdebug console on debug unit
45 #define CONFIG_BOOT_PORT      1
46
47 /// Baud-rate for the kdebug console
48 #define CONFIG_BOOT_BAUDRATE  115200
49
50 /// [bytes] Size of the outbound FIFO buffer for port 0.
51 #define CONFIG_UART0_TXBUFSIZE  32
52
53 /// [bytes] Size of the inbound FIFO buffer for port 0.
54 #define CONFIG_UART0_RXBUFSIZE  64
55
56 /// [bytes] Size of the outbound FIFO buffer for port 1.
57 #define CONFIG_UART1_TXBUFSIZE  32
58
59 /// [bytes] Size of the inbound FIFO buffer for port 1.
60 #define CONFIG_UART1_RXBUFSIZE  64
61
62
63 /// [bytes] Size of the outbound FIFO buffer for SPI port (AVR only)
64 #define CONFIG_SPI_TXBUFSIZE    32
65
66 /// [bytes] Size of the inbound FIFO buffer for SPI port (AVR only)
67 #define CONFIG_SPI_RXBUFSIZE    32
68
69 /// [bytes] Size of the outbound FIFO buffer for SPI port 0.
70 #define CONFIG_SPI0_TXBUFSIZE   32
71
72 /// [bytes] Size of the inbound FIFO buffer for SPI port 0.
73 #define CONFIG_SPI0_RXBUFSIZE   32
74
75 /// [bytes] Size of the outbound FIFO buffer for SPI port 1.
76 #define CONFIG_SPI1_TXBUFSIZE   32
77
78 /// [bytes] Size of the inbound FIFO buffer for SPI port 1.
79 #define CONFIG_SPI1_RXBUFSIZE   32
80
81 /// SPI data order (AVR only).
82 #define CONFIG_SPI_DATA_ORDER   SER_MSB_FIRST
83
84 /// SPI clock division factor (AVR only).
85 #define CONFIG_SPI_CLOCK_DIV    16
86
87 /// SPI clock polarity: 0 = normal low, 1 = normal high (AVR only).
88 #define CONFIG_SPI_CLOCK_POL    0
89
90 /// SPI clock phase: 0 = sample on first edge, 1 = sample on second clock edge (AVR only).
91 #define CONFIG_SPI_CLOCK_PHASE  0
92
93 /// Default transmit timeout (ms). Set to -1 to disable timeout support.
94 #define CONFIG_SER_TXTIMEOUT    100
95
96 /// Default receive timeout (ms). Set to -1 to disable timeout support.
97 #define CONFIG_SER_RXTIMEOUT    100
98
99 /// Use RTS/CTS handshake
100 #define CONFIG_SER_HWHANDSHAKE   0
101
102 /// Default baud rate (set to 0 to disable).
103 #define CONFIG_SER_DEFBAUDRATE   0
104
105 /// Enable second serial port in emulator.
106 #define CONFIG_EMUL_UART1        0
107
108 /// For serial debug.
109 #define CONFIG_SER_STROBE        0
110
111 #endif /* CFG_SER_H */